運(yùn)放輸入端加電容造成輸出波動(dòng)的原因
(2011/10/14 9:42:00)
下圖電路為三線(xiàn)制PT100最后一級(jí)消除線(xiàn)電阻的運(yùn)放電路。電路N1A處電壓約為1.6V直流信號(hào),N2A處電壓約為3.4V直流信號(hào),兩處輸入的峰峰值小于50mV。但運(yùn)放的輸出峰峰值卻大于500mV。造成AD采樣后,
測(cè)量值變化很大。經(jīng)過(guò)多次試驗(yàn)最后把問(wèn)題鎖定在47uF的鉭電容E45上,去掉此鉭電容后,運(yùn)放輸出電壓穩(wěn)定了很多,峰峰值小于了50mV。
我想請(qǐng)教為什么此處加上47uF的鉭電容會(huì)給此運(yùn)放電路的輸出帶來(lái)如此大噪聲?希望各位大俠能從原理上給予指點(diǎn)。謝謝!
網(wǎng)友評(píng)論:電路原理上用復(fù)數(shù)--阻抗形式表達(dá)來(lái)推導(dǎo)一下輸出和輸出的關(guān)系,你就明白啦。不過(guò)你要清楚復(fù)數(shù)的
計(jì)算網(wǎng)友評(píng)論:加了此電容,負(fù)反饋被嚴(yán)重滯后,能不振蕩嗎?
記住,負(fù)輸入端不能直接電容到等效地(地,
電源,包括信號(hào)源,除非信號(hào)源內(nèi)阻較高)
彭建學(xué)上海
網(wǎng)友評(píng)論:電容太大了